脈沖電路設計
❶ 設計一個每隔12S產生一個脈沖的定時脈沖電路圖 要有原理圖及設計梯形圖
你好!
產生的這個脈沖寬度可能是不足一秒,
如有疑問,請追問。
❷ 設計一個將10khz的脈沖信號分成8個10khz脈沖信號的電路
電路中應有,計數器,顯示驅動器,分頻器,振盪電路,觸發器.最好用CMOS電路,符合脈沖頻專率求.10KHZ 計數器屬5片就可.測量數據顯示3秒以上是指顯示時間.頻率計測量頻率測量時間,一般分幾擋,如0.1秒, 1秒等,用1秒的時候多,如測量時間用1秒
❸ 設計產生一個無抖動的單次脈沖電路,
很簡單啊,用555搭一個單穩態電路就可以了,參考下圖:
答題不易,如有幫助請採納,謝謝!!
❹ 跪求電子設計高手,幫忙設計一個秒脈沖信號發生電路
網上有個現成的
❺ 關於脈沖電路的設計問題
呵呵,既然是做產品,就該招聘這方面的人才啦,這個成本也想省啊;
看來,又是想做什麼電療儀騙錢的了;
❻ 脈沖電路設計!!!急
脈沖電路設計什麼時間要呢,,沒有問題的。
❼ 12V有源秒脈沖發生電路設計,急問!
這個電路的最大問題就是Q4~Q13不能通過0歐電阻聯起來,因為這樣接是頻譜合成,你把R104~R113去除即可實現預期功能。
❽ 單正脈沖電路設計
脈沖信號,除了脈沖間隔,還有脈沖寬度,兩者相加就是脈沖信號的周期;
另外,你可知道毫秒級、微秒級相差好遠的,你給的參數太籠統了;
你還是直接說說,要這些脈沖信號來做什麼吧;
❾ 使用74HC192完成脈沖計數電路設計
假設第一片74HC192為A,它的功能是對個位進行計數;第二片74HC192為B,它的功能是對十位進行計數。計數器的連接方法為,A的TCD端接在B的DN端上。B的置數端D0..D3接為D0,D1接電源即高電平,D3,D4接地。A,B的PL端接一起,接出來,接在一個單刀雙擲開關S的公共端上;然後S常閉的那端接一個1K的電阻,電阻的另一端接地;然後S的常開開關接電源嘛。 使用一個與非門,一個輸入端接脈沖,另一個輸入端接在B的TCD上,與非門的輸入接在A的DN端上。好了 設計完成了。工作原理為:
當S未按下時,A,B的PL端為低電平,計數器執行置數工作,此時即使有脈沖輸入,計數器也不會計數。此時B的TCD端為高電平吧(剛剛都說了,這個端子為低電平有效,現在為無效態,是不是輸出端就為高電平呢),與非門打開,現在脈沖就是通過的。此時3這個數字已經置到計數器的Q端了。
當S按下時,A,B的PL端為高電平,而B的TCD仍然為高電平,與門打開。脈沖通過的,此時計數器開始計數。當計數器計數到」00「時,B向外借位,那麼TCD立即變為低電平,與此同時因為TCD接在與非門上的,那麼馬上封鎖與非門,脈沖不能通過。計數器就一直顯示"00"。 因為計數器的延遲為NS級,遠遠小於1S,所以使得TCD由高電平變為低電平這段時間,沒有脈沖通過。
當要第2次計數時,再按下S,74HC192再進入置數狀態,再按下就進入計數狀態。
這樣設計就少了一個復位端吧 呵呵 不過如果你覺得使用單刀雙擲開關不方便,想用輕觸開關啟動計數,那麼可以這樣設計。
使用帶清零端的觸發器, 如帶清零端的JK觸發器,有個低電平有效的"R"端,當你給個低電平時,就使JK觸發器初始為Q為0 Q非為1。
一般的人都用 與門達到封鎖目的,我個人認為用與非門好些哦,當你在這個設計上加上加計數功能的話,如果你使用與門的話,那問題就出來哦,你會發現當打開電源開關的時候,在你的想像中計數器應該是「00」是么 ,其實不是的而是「90」,於是你可能苦思冥想半天也搞不清楚了吧 呵呵 我告訴你嘛 仔細看192的真值表嘛 有一行內容為「MR=0 PL=1 DN=1 UP=1 結果為NO CHANGGE。」為題就出在這里。當你使用兩個與門封鎖的時候 未按下時與門輸出為'0' 此時計數器的TCD自動借位,於是你就看到了「90」的現象。使用與非門時 計數器沒工作時就處於"NO CHANGGE"狀態。